職位描述
該職位還未進行加V認證,請仔細了解后再進行投遞!
工作職責:
1.獨立完成模擬IC產(chǎn)品的規(guī)格定義;
2.獨立完成模擬IC電路設計與仿真驗證;
3.負責與layout工程師進行版圖布局,完成版圖設計;
4.能夠獨立參與且完成編寫產(chǎn)品的測試規(guī)范;
5.能夠獨立完成產(chǎn)品的debug;
6.能夠獨立完成產(chǎn)品過程文檔、論文、專利的撰寫和維護;
7.能夠負責應用工程師解決客戶端的應用問題。
任職資格:
1.微電子相關專業(yè),碩士及以上學歷優(yōu)先;
2.5年以上電路設計經(jīng)驗,有電源、射頻等領域設計經(jīng)驗優(yōu)先、BandGap、OPA、OSC、PLL等電路設計經(jīng)驗優(yōu)先;
3.掌握運用Cadence、Hspice等電路設計相關軟件工具,掌握設計常見的模擬電路模塊優(yōu)先;
4.較強的專業(yè)技能的學習應用能力、較強的執(zhí)行力;
5.良好工作態(tài)度和團隊協(xié)作能力。
1.獨立完成模擬IC產(chǎn)品的規(guī)格定義;
2.獨立完成模擬IC電路設計與仿真驗證;
3.負責與layout工程師進行版圖布局,完成版圖設計;
4.能夠獨立參與且完成編寫產(chǎn)品的測試規(guī)范;
5.能夠獨立完成產(chǎn)品的debug;
6.能夠獨立完成產(chǎn)品過程文檔、論文、專利的撰寫和維護;
7.能夠負責應用工程師解決客戶端的應用問題。
任職資格:
1.微電子相關專業(yè),碩士及以上學歷優(yōu)先;
2.5年以上電路設計經(jīng)驗,有電源、射頻等領域設計經(jīng)驗優(yōu)先、BandGap、OPA、OSC、PLL等電路設計經(jīng)驗優(yōu)先;
3.掌握運用Cadence、Hspice等電路設計相關軟件工具,掌握設計常見的模擬電路模塊優(yōu)先;
4.較強的專業(yè)技能的學習應用能力、較強的執(zhí)行力;
5.良好工作態(tài)度和團隊協(xié)作能力。
工作地點
地址:無錫濱湖區(qū)江蘇省無錫市濱湖區(qū)河埒街道惠河路5號
??
點擊查看地圖
詳細位置,可以參考上方地址信息
求職提示:用人單位發(fā)布虛假招聘信息,或以任何名義向求職者收取財物(如體檢費、置裝費、押金、服裝費、培訓費、身份證、畢業(yè)證等),均涉嫌違法,請求職者務必提高警惕。
職位發(fā)布者
HR
中科芯集成電路股份有限公司
-
電子技術·半導體·集成電路
-
1000人以上
-
私營·民營企業(yè)
-
建筑西路777號B1幢

5年以上
碩士
2026-03-18 10:39:05
1197人關注
注:聯(lián)系我時,請說是在江蘇人才網(wǎng)上看到的。
